Меню
Главная
Авторизация/Регистрация
 
Главная arrow Товароведение arrow Электроника

Краткий курс лекций по дисциплине
«Электроника»




СОДЕРЖАНИЕ


Процессоры пятого поколения Средства обеспечения программируемости ПЛИС Интерфейсы и интерфейсные БИС ТриггерыЛогарифм Система команд Структура адресных ЗУЗУ с ассоциативным доступом Режимы обмена в микропроцессорной системе Транзисторно-транзисторные логические элементы РаспределителиПроцессоры восьмого поколения Структуры источников электропитания Виды электронных приборов Усилители и их место в электронных устройствах Схема с общей базой Цифроаналоговые преобразователиПроцессоры третьего поколения Схема суммирования Функциональные преобразователи Средства автоматизированного проектирования электронных устройств Алгебра логики Компараторы, цифроаналоговые и аналого-цифровые преобразователи Подсистема исполнения с изменением последовательности Основные параметры усилителейКорпуса микросхем Двоичная система счисленияФайловая флэш-память Универсальные регистры Однокристальный микропроцессор Intel 8086 (К1810 ВМ86) Дешифраторы Программируемые контроллеры Режимы адресации Последовательный многоразрядный сумматор Интерфейсные устройства Выпрямительные диоды Диоды Шоттки СХЕМОТЕХНИКА ПРОГРАММИРУЕМЫХ ЦИФРОВЫХ ВЫЧИСЛИТЕЛЬНЫХ УСТРОЙСТВДвухтактный каскадПроцессоры седьмого поколения Генератор пилообразного напряженияПроцессоры десятого поколения Входные и выходные характеристики схемы с общим эмиттером Шифраторы Тенденции развития однокристальных микропроцессоров и систем на их основе Параллельные сумматоры Ключевые схемы Основные теоремы и положения алгебры логики Электрофизические свойства полупроводников Режимы работы выходных каскадов усилителей Варикапы Дешифраторы и шифраторы Шинные формирователи и буферные регистры Выпрямительные устройства Управляющие сигналы МП Intel 8086 Генераторы на основе операционных усилителей Основы микроэлектроники Подсистема исполнения ОСНОВЫ СХЕМОТЕХНИКИ ЦИФРОВЫХ УСТРОЙСТВ Подсистема памятиКоманды передач данных Базовые матричные кристаллы Контроллеры прямого доступа к памяти Система повторного исполнения микроопераций Автоматизированное проектирование электронных устройств Статические ЗУПроцессоры первого и второго поколения Усилительные каскады на полевых транзисторахПонятие об Ассемблере Структура процессоров NetBurst Алгебра логики и цифровые электронные схемы Микроконтроллеры Триггер с установочными входами (RS-трштер)Системы межсоединений FPGA JK-триггерПроцессоры одиннадцатого поколения Каскады на биполярных транзисторах Физические основы полупроводниковой электроники Силовые устройства на основе тиристоров и мощных транзисторов МИКРОАРХИТЕКТУРЫ ПРОЦЕССОРОВ Мультиплексоры Подсистема упорядоченной предварительной обработки Полевые транзисторы с изолированным затвором Дифференциальный каскад Управляемые выпрямители Масочные ЗУ Распределители и мультиплексоры Флэш-память Выходные каскады усилителейБлоки ввода/вывода FPGA Логические элементы интегральных микросхем Схема вычитания Технология Hyper Threading Использование гальванической развязки Усилители Ключевая схема на биполярном транзисторе Структура и принципы работы микропроцессорной системы Схемы интегрирования и дифференцирования Программируемые логические интегральные схемыПроцессоры шестого поколения Логические элементы на КМОП-транзисторах Микроархитектура многоядерных процессоров Подсистема исполнения с изменением последовательности Структура команды МП Intel 8086Однотактный каскад Полупроводниковые диоды Микроархитектура Р6 ПОЛУПРОВОДНИКОВЫЕ ЭЛЕМЕНТЫ И ОСНОВЫ МИКРОЭЛЕКТРОНИКИ Тиристорное управление двигателем постоянного тока Программируемые интервальные таймеры Полевые транзисторы T-триггер Технология изготовления биполярных транзисторов Программируемая матричная логика Помехи в цепях питания Экранирование электронных устройствПроцессоры четвертого поколения Запоминающие устройства Параллельные периферийные адаптеры Регистры сдвига Фотодиоды Полевые транзисторы с управляющим р-n-переходом Тиристоры Сложные программируемые логические устройства (CPLD) Структура МП Intel 8086 Модернизация схем ПЛМ и ПМЛ Динамические ЗУ Арифметико-логические устройства и матричные умножители Набор исполнительных блоков Программируемые контроллеры прерываний Основные схемы включения операционных усилителейАдресные ЗУ Р-n-переход и его свойства Отрицательная обратная связь в усилителях Входная подсистема Мультивибратор Обзор современных пакетов автоматизированного проектирования электронной аппаратуры Регистры Классификация полупроводниковых ЗУ Перспективы развития многоядерных процессоров Intel Синтез одноразрядного сумматора Стабилитроны Свойства операционных усилителей Минимизация булевых функций Сглаживающие фильтры Средства программируемой матричной логикиПроцессоры девятого поколенияЗУ с последовательным доступом Запоминающие устройства для хранения оперативной информации Основные технологические процессы изготовления р-n-персходов Счетчики Программируемые пользователем вентильные матрицы (FPGA) Сегментация памяти Аналого-цифровые преобразователи Однотактные и двухтактные выходные каскады Булевы функции АНАЛОГОВАЯ СХЕМОТЕХНИКА Мультиплексирование информационных линий Инверторы и преобразователи частоты ЗУ типа PROM ЗУ типов EPROM и EEPROM Оптроны Ключевая схема на комплементарных транзисторах Триггер задержки (D-триггер) Режимы адресации и система команд микропроцессора Intel 8086 Реализация логических функций на основе мультиплексоров Описание конвейераФлэш-память с адресным доступом СБИС программируемой логики "система на кристалле" Микропроцессоры Линейные стабилизаторы напряженияПолевой транзистор с встроенным каналом Регистровые файлыЛогические блоки FPGA Компоненты ИМС Важнейшие параметры ЗУКоманды условных и безусловных переходов Порядок выполнения команд программы Биполярные транзисторы Запоминающие устройства для хранения постоянной информации Микроархитектура Nehalem Источники вторичного электропитания Программируемые логические матрицы Электромагнитная совместимость электронных устройств Каскады усилителей низкой частотыПринцип двойственности Подсистема памяти Минимизация булевых функций с помощью карт Карно Схема с общим эмиттером Импульсные стабилизаторы напряжения Операционные усилителиПолевой транзистор с индуцированным каналом Вычислительные схемы на основе операционных усилителей Структура процессоров Р6 Светодиоды Схема с общим коллектором Сумматоры Программируемые связные адаптеры Конструктивные методы борьбы с помехами Микроархитектура NetBurst Технология полупроводниковых ИМС Основные этапы развития однокристальных микропроцессоров
 
Если Вы заметили ошибку в тексте выделите слово и нажмите Shift + Enter
ПОХОЖИЕ СТАТЬИ
 
Предметы
Агропромышленность
Банковское дело
БЖД
Бухучет и аудит
География
Документоведение
Журналистика
Инвестирование
Информатика
История
Культурология
Литература
Логика
Логистика
Маркетинг
Математика, химия, физика
Медицина
Менеджмент
Строительство
Педагогика
Политология
Политэкономия
Право
Психология
Религиоведение
Риторика
Социология
Статистика
Страховое дело
Техника
Товароведение
Туризм
Философия
Финансы
Экология
Экономика
Этика и эстетика