СИНХРОННЫЙ ДЕТЕКТОР

Принцип действия и схемы СД рассмотрены в разделе 10. На входе СД последовательно включены фильтр ВЧ (пропускание от = 10 кГц и выше, ЛГВЧ = 30) и фильтр НЧ (пропускание до /в = 20 кГц, /Гнч = 23). Коэффициент преобразования СД Кцу = 3,2. На выходе включен ФНЧ первого порядка ( /ду = 2,5 кГц). Общий коэффициент'факта СД равен = 2200, полоса пропускания по уровню 0,7 лежит в диапазоне 13... 17 кГц; напряжение шума, приведенного ко входу, составляет С/^р/р =0,15 мВ. Фазосдвигающий фильтр выполнен на двух ОУ для перекрытия диапазона более 180°.

БЛОК РЕГУЛЯТОРОВ

Функциональная схема блока регуляторов показана на рис. 11.3. Блок содержит интегратор (общий для обоих каналов, /ГИБ = 1500, /ИБ = 10 с), два фазоинвертора (раздельно на быстрый и медленный каналы - для изменения знака обратной связи, если необходимо), усилитель бысфого канала (/ГУБ =

= 7,3), интегратор медленного канала (?им = 2000, /им = 660 с).

Блок регуляторов

Рис. 11.3. Блок регуляторов

Потенциометры служат для плавной регулировки усиления по каналам. Сдвоенный ключ «Замкнуто» необходим для замыкания обратной связи (ее размыкание требуется для обеспечения режима поиска). Два других ключа служат для изменения знака образной связи, поскольку заранее знак контура знать нельзя, он может измениться вследствие иной поляризации подключения пьезоэлектрического модулятора.

 
Посмотреть оригинал
< Пред   СОДЕРЖАНИЕ   ОРИГИНАЛ     След >