АЦП поразрядного уравновешивания, или АЦП последовательных приближений

Суть метода заключается в последовательном многократном сравнении напряжения на выходе устройства выборки и хранения с набором образцовых напряжений. Шаг изменения образцового напряжения определяется, как правило, законом расположения разрядов в двоичной системе счисления. На рис. 45 представлена блок-схема АЦП поразрядного уравновешивания. В начальный момент времени измерения в устройство выборки и хранения, являющееся частью входного устройства, через аттенюаторы и усилитель передается измеряемое напряжение. Компаратор определяет, что величина напряжения на выходе устройства выборки и хранения больше таковой на выходе блока образцовых напряжений, и передает соответствующий сигнал в схему управления. Схема управления вырабатывает импульс, подключающий на нижний вход компаратора половину от наибольшего образцового напряжения. В зависимости от результата сравнения компаратором входных напряжений схема управления либо увеличивает напряжение на выходе блока образцовых напряжений на четверть от наибольшего напряжения, либо уменьшает на четверть. Такая процедура повторяется А раз. После А повтора напряжения, «включенные» в блоке образцовых напряжений, складываются, 90

и результат отображается на устройстве цифрового отсчета или передается в управляющую программу. Принцип работы такого алгоритма представлен на рис. 46.

Блок-схема АЦП поразрядного уравновешивания

Рис. 45. Блок-схема АЦП поразрядного уравновешивания

Алгоритм преобразования напряжения в цифровой код в АЦП поразрядного уравновешивания

Рис. 46. Алгоритм преобразования напряжения в цифровой код в АЦП поразрядного уравновешивания

 
Посмотреть оригинал
< Пред   СОДЕРЖАНИЕ   ОРИГИНАЛ     След >