Дешифраторы.

Дешифратором (англ. Decoder) называется комбинационное устройство, преобразующее двоичный код на входах в активный сигнал на том выходе, номер которого равен десятичному эквиваленту входного двоичного кода.

В полном дешифраторе количество выходов т = 2П, где п — число входов. Если число выходов дешифратора меньше 2п, то такой дешифратор называется неполным.

Дешифраторы могут выполняться по одноступенчатой (линейный дешифратор) и многоступенчатой (прямоугольный и пирамидальный дешифраторы) схеме дешифрации.

Линейный дешифратор 3 на 8. Линейный (одноступенчатый) дешифратор имеет наибольшее быстродействие, но его реализация при значительной разрядности входного слова требует применения логических элементов с большим числом входов и, кроме того, сопровождается большой нагрузкой на источники входных сигналов.

Рассмотрим принцип построения дешифратора 3 на 8. Работа дешифратора описывается таблицей истинности (табл. 11.11).

Исходя из таблицы истинности (табл. 11.11), значения выходных переменных определяются следующими логическими выражениями:

Схема дешифратора, построенная по логическим выражениям, приведена на рис. 11.16, а. Схема содержит восемь выходных ЛЭ И DD2.1... DD2.4, DD3.1...DD3.4 и три инвертора DD1.1, DD1.3. Условное обозначение дешифратора 3 на 8 приведена на рис. 11.16, б. Для обозначения шифратора служат буквы DC.

Таблица 11.11

Входы

Выходы

*2

*1

*0

Уо

У1

У 2

Уз

У 4

Уз

Уб

У7

0

0

0

1

0

0

0

0

0

0

0

0

0

1

0

1

0

0

0

0

0

0

0

1

0

0

0

1

0

0

0

0

0

0

1

1

0

0

0

1

0

0

0

0

1

0

0

0

0

0

0

1

0

0

0

1

0

1

0

0

0

0

0

1

0

0

1

1

0

0

0

0

0

0

0

1

0

1

1

1

0

0

0

0

0

0

0

1

Дешифраторы выпускаются в интегральном исполнении, например, дешифратор 3 на 8 типа К1533ИД7. На рис. 11.16, в приведено условное обозначение ИМС К1533ИД7.

Дешифратор (рис. 11.16, в) имеет три входа двоичного кода 1, 2, 4, восемь инверсных выходов 0...7, а также три входа El, Е2 и ЕЗ разрешения. Причем входы Е1 и Е2 инверсные, а вход ЕЗ прямой. Входы разрешения El, Е2 и ЕЗ объединены логической схемой «И».

Работа дешифратора осуществляется при El = Е2 = 0, ?3 = 1. В остальных случаях на всех выходах дешифратора устанавливаются неактивные уровни лог.1.

Существуют ИМС дешифраторов 4 на 16, например, ИМС типа К155ИДЗ. Дальнейшее увеличение разрядности дешифратора, выполненного на одной ИМС, весьма проблематично, так как ограничивается количеством выводов корпуса.

Для наращивания разрядности дешифратора используются многоступенчатые (комбинированные) схемы, которые обычно строятся из нескольких ИМС меньшей разрядности. При этом используются входы разрешения ИМС.

Дешифраторы нашли широкое применение в вычислительной и информационно-измерительной технике. Дешифраторы используются в мультиплексорах, демультиплексорах и другого рода коммутаторах, в том числе, для управления индикаторами, принтерами и выбора ячеек памяти в запоминающих устройствах при записи и считывании информации.

 
Посмотреть оригинал
< Пред   СОДЕРЖАНИЕ   ОРИГИНАЛ     След >